## سیستمهای عامل

دانشكده مهندسي كامپيوتر

محمدعلی میرزایی و محدثه میربیگی پاییز ۱۴۰۲



## تمرین چهارم

**اسلایدهای ۹ و ۱۰** تاریخ تحویل: ۴ دی ۱۴۰۲

پرسش ۱ (۱۰ نمره) به نظر شما همه پیجهای حافظه به یک اندازهاند؟ این موضوع چه مشکلاتی را ممکن است به وجود آورد؟ تحقیق کنید چه راههایی برای رفع این مشکل وجود دارد.

پرسش ۲ (۲۵ نمره) معماری سادهی زیر را در نظر بگیرید که یک فضای آدرس دهی مجازی ۸بیتی دارد:

| map(1) pg#(3) | offset(4) |
|---------------|-----------|
|---------------|-----------|

اگر بیت با ارزش بیشتر ۱ باشد، آدرس از طریق MMU مپ میشود و و در غیر اینصورت مپ نشده و آدرس فیزیکی مربوطه شامل ۷ بیت باقیماندهی virtual address می شود.

همچنین این معماری از یک page table پشتیبانی میکند که محتوای آن در زیر آورده شدهاست. هر PTE شامل ۹ بیت می شود. یک valid bit و در ادامه ۸ بیت physical page number آمده است:

| 0xFF |
|------|
| 0x00 |
| 0xA0 |
| 0x08 |
| 0xB0 |
| 0xEE |
| 0xDD |
| 0xFF |
|      |

- (آ) بیشترین اندازه ی حافظه ی فیزیکی که این معماری پشتیبانی میکند چقدر است؟
  - (ب) بیشترین اندازه ی یک single virtual address space چقدر است؟
    - (ج) اندازهی هر page چقدر است؟
    - (د) آدرس مجازی 0x63 به چه آدرس فیزیکیای مپ میشود؟
- (ه) چه بازه ی از آدرسهای فیزیکی همواره translation ولیدی از virtual address هستند؟

## **یرسش ۳** (۱۰ نمره)

در یک پردازندهی 2-bit معماری x86 با pageهای AKB، هر page table یک process شامل چند PTE می شود؟ چگونه استفادهی حافظهی پردازههای واقعی اجازه می دهد که اندازه page table کم باشد؟ توضیح دهید چگونه یک آدرس مجازی bit این ۱۵-bit و ۱۰ بیت برای level-2 page table است، کار می کند؟

**پرسش ۴** (۱۰ نمره) در یک حافظه با single-level page table اگر هر دسترسی به حافظهی اصلی بهطور میانگین ۵۰ نانوثانیه و هر دسترسی به TLB بهطور میانگین ۱۰ نانوثانیه طول بکشد، به سوالات زیر پاسخ دهید.

- زمان میانگین دسترسی به حافظه برای زمانی که TLB از خود hit rate برابر نیم نشان دهد را با حالتی که TLB نداشته باشیم مقایسه کنید.
- درصورتیکه page fault نداشته باشیم، برای رسیدن به زمان میانگین ۶۱ نانوثانیه برای دسترسی به حافظهی اصلی، hit rate باید برابر چند باشد؟

پرسش ۵ (۱۵ نمره) علی میخواهد یک حافظه مجازی برای سیستم عامل خود پیاده سازی کند. او یک Virtual Memory Paging Scheme را به صورت جداول صفحه جداول صفحه تا ۲۴ بیت آدرس مجازی، ۳۲ بیت فضای آدرس فیزیکی، اندازه صفحه ۶۴ کیلوبایت و ۴ بایت به ازای هر خانه از جدول صفحه طراحی میکند. فرض کنید که هر جدول صفحه در یک صفحه جا میگیرند و آدرس های حافظه Byte-Addressable است.

- (آ) کمترین میزان که هر جدول صفحه نیاز دارد؟
- (ب) چه تعداد از سطوح از جدول صفحات برای نگاشت کل حافظه آدرس مجازی به آدرس فیزیکی نیاز است؟
  - (ج) چند بیت از MetaData را میتوان در هر خانه از جدول صفحه جا داد؟

پرسش ۶ (۲۰ نمره) یک سیستم با حافظهی فیزیکی ۴ فریم در نظر بگیرید. این سیستم با حافظهی خالی شروع به کار میکند و در ادامهی آن به ترتیب صفحههای ۱، ۳، ۵، ۷، ۸، ۲، ۴، ۳، ۲، ۴، ۵، ۱، ۷، ۱ درخواست می شوند. page fault ها را در هر قسمت نشان دهید و تعداد آنها را بشمارید.

- (آ) وضعیت حافظه را پس از هر درخواست در صورتی که از الگوریتم FIFO برای جابجایی صفحات استفاده کنیم نشان دهید. علاوه بر این الگوریتمی که اجرا میکنید را توضیح دهید.
  - (ب) وضعیت حافظه با الگوریتم LRU با شانس،مجدد را نشان دهید. علاوه بر این الگوریتمی که اجرا میکنید را توضیح دهید.
    - (ج) وضعیت حافظه با الگوریتم LFU را نشان دهید. علاوه بر این الگوریتمی که اجرا میکنید را توضیح دهید.
    - (د) وضعیت حافظه با الگوریتم بهینه را نشان دهید. علاوه بر این الگوریتمی که اجرا میکنید را توضیح دهید.

## پرسش ۷ (۱۰ نمره) به پرسشهای زیر پاسخ دهید:

- (آ) slab allocator چیست؟ دو مزیت استفاده از این نوع تخصیص دهنده حافظه را بیان کنید.
- (ب) به نظر شما به چه علت استفاده از سیاست Local Allocation برای سیستم عامل های بی درنگ (real-time) مناسب است؟ (به وضعیت پیشبینی سیستم های بی درنگ دقت کنید.)